文章詳情
ARTICLE DETAILS

2024年南京理工大學非全日制研究生招生考試《數(shù)字電路》考試大綱

  一. 考試內(nèi)容

  1. 數(shù)字邏輯基礎

  (1) 常用數(shù)制 二進制、八進制、十進制、十六進制數(shù)及其轉(zhuǎn)換。

  (2) 幾種簡單的編碼 BCD 碼:8421 碼、5421 碼、2421 碼、余 3 碼;格雷碼。

  (3) 基本邏輯運算和復合邏輯運算 與、或、非、與非、或非、與或非、異或、同或。

  (4) 基本邏輯定律和規(guī)則 邏輯函數(shù)的相等,基本邏輯定理,邏輯代數(shù)的三條規(guī)則,常用公式。

  (5) 邏輯函數(shù)的標準形式 與-或式和或-與式,兩種標準形式,真值表和邏輯函數(shù)式。

  (6) 邏輯函數(shù)的化簡 公式化簡法,卡諾圖化簡法。

  (7) 不完全確定的邏輯函數(shù)及其化簡

  2. 邏輯門電路

  (1) 晶體管開關特性 半導體二極管開關特性,半導體三極管開關特性,MOS 管開關特性。

  (2) TTL 門電路 TTL 與非門典型電路及其工作原理、電壓傳輸特性、靜態(tài)輸入和輸出特性、動態(tài)特性。

  (3) 其他類型的 TTL 門 OC 門、三態(tài)輸出門電路結(jié)構、工作特性。

  (4) MOS 門電路 各種 NMOS 門電路的電路結(jié)構,各種 CMOS 門電路的電路結(jié)構,CMOS 集成電路的特點。

  (5) TTL 與 CMOS 電路的接口。

  3. 組合邏輯電路

  (1) 由門電路構成的組合電路的分析和設計組合電路的一般分析方法, 組合電路的一般設計方法。

  (2) 由中規(guī)模集成電路構成的組合邏輯電路自頂向下的模塊化設計方法。

  (3)二進制、二-十進制編碼器的電路結(jié)構,通用編碼器集成電路的擴展和應用.

  (4)二進制、二-十進制譯碼器的電路結(jié)構,通用譯碼器集成電路的擴展,利用譯碼器構成組合邏輯電路,LED 顯示器,顯示譯碼器的設計和應用。

  (5)數(shù)據(jù)選擇器電路設計,通用數(shù)據(jù)選擇器集成電路的擴展,利用數(shù)據(jù)選擇器構成組合邏輯電路。

  (6)數(shù)據(jù)分配器的構成和應用。

  (7)半加器和全加器電路結(jié)構,高速加法器電路,加法器應用(如碼轉(zhuǎn)換器、減法器、十進加法器等)。

  (8)數(shù)值比較器電路結(jié)構,多位數(shù)值比較器的構成。

  4. 時序邏輯電路

  (1) 時序邏輯電路的基本概念,時序邏輯電路的結(jié)構模型,狀態(tài)表,狀態(tài)圖。

  (2) 存儲器件,鎖存器的電路結(jié)構和工作原理(門控 RS 鎖存器、RS 鎖存器、D 鎖存器);觸發(fā)器的電路結(jié)構和工作原理(主從 RS 觸發(fā)器、主從 D 觸發(fā)器、主從 JK觸發(fā)器、維持阻塞D 觸發(fā)器、CMOS 邊沿觸發(fā)器);觸發(fā)器邏輯功能轉(zhuǎn)換,觸發(fā)器應用。

  (3) 由小規(guī)模集成電路構成的時序邏輯電路的分析和設計 同步時序邏輯電路的分析;同步時序邏輯電路的設計。

  (4) 由中規(guī)模集成電路構成的時序邏輯電路計數(shù)器電路設計(同步二進制計數(shù)器、異步二進制計數(shù)器、二進制可逆計數(shù)器、同步十進制計數(shù)器、異步十進制計數(shù)器),利用通用集成計數(shù)器構成任意進制計數(shù)器;寄存器和移位寄存器電路結(jié)構和常用集成電路,移位寄存器應用;環(huán)形計數(shù)器和扭環(huán)形計數(shù)器的設計和應用。

  (5) 序列信號發(fā)生器設計 計數(shù)型,移位型 。

  5. 存儲器和可編程邏輯電路

  (1) 存儲器 ROM 的結(jié)構及應用,PROM 的應用;RAM 的結(jié)構,RAM 容量的擴展。

  (2) 可編程邏輯器件 PLD 器件的陣列圖;PAL 的基本結(jié)構, PAL 的主要特點;GAL 的基本結(jié)構, GAL 的主要特點。

  6. 脈沖信號的產(chǎn)生與整型

  (1) 555 定時器 555 定時器的電路結(jié)構和邏輯功能。

  (2) 施密特觸發(fā)器 用 555 定時器構成施密特觸發(fā)器,集成施密特觸發(fā)器的特性,施密特觸發(fā)器的應用。

  (3) 單穩(wěn)態(tài)觸發(fā)器 用 555 定時器構成單穩(wěn)態(tài)觸發(fā)器, 用施密特觸發(fā)器構成單穩(wěn)態(tài)觸發(fā)器,集成單穩(wěn)態(tài)觸發(fā)器的應用。

  (4) 多諧振蕩器 用 555 定時器構成多諧振蕩器,用施密特觸發(fā)器構成多諧振蕩器。

  7. 數(shù)模和模數(shù)轉(zhuǎn)換

  (1) D/A 轉(zhuǎn)換器 D/A 轉(zhuǎn)換器的基本原理和主要技術參數(shù),集成 D/A 轉(zhuǎn)換器應用。

  (2) A/D 轉(zhuǎn)換器 A/D 轉(zhuǎn)換器的基本原理和主要技術參數(shù),集成A/D 轉(zhuǎn)換器應用。

  二.題型

  選擇、填充、電路分析、電路設計、電路修改等。

  三.考試方式

  閉卷筆試。

  四.參考書

  1. 蔣立平. 數(shù)字邏輯電路與系統(tǒng)設計(第 3 版).北京:電子工業(yè)出版社,2019.1

  2. 閻石. 數(shù)字電子技術基礎(第 6 版).北京:高等教育出版社,2016.4

  3. Nelson VP 等. Digital Logic Circuit Analysis and Design.北京:清華大學出版社

報名申請
請?zhí)峁┮韵滦畔ⅲ猩蠋煏M快與您聯(lián)系。符合報考條件者為您提供正式的報名表,我們承諾對您的個人信息嚴格保密。
姓名*
提 交
恭喜你,報名成功

您填的信息已提交,老師會在24小時之內(nèi)與您聯(lián)系

如果還有其他疑問請撥打以下電話

40004-98986
0/300
精彩留言